AD7606模块记录

AD7606是一款集成式8通道同步采样数据采集系统,片内集成输入放大器、过压保护电路、二阶模拟抗混叠滤波器、模拟多路复用器、16位200 kSPS SAR ADC和一个数字滤波器, 2.5 V基准电压源、基准电压缓冲以及高速串行和并行接口。

AD7606采用**+5V单电源供电**, 可以处理±10V和±5V真双极性输入信号, 同时所有通道均以高达200KSPS的吞吐速率采样。输入钳位保护电路可以耐受最高达±16.5V的电压。 无论以何种采样频率工作, AD7606的模拟输入阻抗均为1M欧姆。它采用单电源工作方式, 具有片内滤波和高输入阻抗, 因此无需驱动运算放大器和外部双极性电源。

AD7606抗混叠滤波器的3dB截至频率为22kHz; 当采样速率为200kSPS时, 它具有40dB抗混叠抑制特性。灵活的数字滤波器采用引脚驱动, 可以改善信噪比(SNR), 并降低3dB带宽。

AD7606时序

image-20211130204258377

AD7606可以对所有8路的模拟输入通道进行同步采样。当两个CONVST引脚(CONVSTA和CONVSTB)连在一起时, 所有通道同步采样。此共用CONVST信号的上升沿启动对所有模拟输入通道的同步采样(V1至V8)。

  • AD7606可以使用并行模式进行同步采样,但是读取每一个通道的数据只能一个通道一个通道的在数据总线DATA[15:0]上读取

AD7606内置一个片内振荡器用于转换。所有ADC通道的转换时间为tCONVBUSY信号告知用户正在进行转换, 因此当施加CONVST上升沿时,BUSY变为逻辑高电平, 在整个转换过程结束时变成低电平。BUSY信号下降沿用来使所有八个采样保持放大器返回跟踪模式。BUSY下降沿还表示,现在可以从并行总线DB[15:0]读取8个通道的数据

AD7606内置一个可选的数字一阶sinc滤波器,在使用较低吞吐率戒需要更高信噪比的应用中,应使用滤波器。数字滤波器的过采样倍率由过**采样引脚OS[2:0]**控制。下表提供了用来选择不同过采样倍率的过采样位解码。

  • 在AN706模块的硬件设计中, OS[2:0] 已经引到外部的接口,FPGA或CPU可以通过控制OS[2:0]的管脚电平来选择是否使用滤波器,以达到更高的测量精度。

image-20211130205100432

AD转换

AD7606的输出编码方式为二进制补码。所设计的码转换在连续LSB整数的中间(即1/2LSB和3/2LSB)进行。AD7606的LSB大小为FSR/65536。AD7606的理想传递特性如下图所示:

  • LSB:最低有效位

image-20211130205405665

  • [-5,+5] :

    $$1LSB=FSR/65536$$

  • [-10,10] :

    $$1LSB = FSR/65536$$

  • 版权声明: 本博客所有文章除特别声明外,著作权归作者所有。转载请注明出处!
  • Copyrights © 2022-2024 lk
  • 访问人数: | 浏览次数:

请我喝杯咖啡吧~

支付宝
微信